Competição: Acelerador Blokus Duo
XV Jornadas Sobre Sistemas Reconfiguráveis, Universidade do Minho, Guimarães, 14 Fevereiro 2019
Após o sucesso do evento de 2018, vamos repetir o evento na REC2019!
Introdução
-
Blokus Duo é um jogo de tabuleiro (14x14) para 2 jogadores. Cada jogador tem 21 peças diferentes, com diferentes números de “casas”, e que apenas podem ser colocadas no tabuleiro em contacto com os cantos de peças da mesma cor. Só é permitido o contacto de faces entre peças de cor diferente. O jogo termina quando um jogador colocar todas as peças, ou caso não existam mais possibilidades de jogar para nenhum dos jogadores. Ganha o jogador que coloque todas as peças primeiro, ou tiver o menor número de “casas” em sua posse. Neste concurso, destinado a alunos do ensino superior, cada equipa concorre com um jogador Blokus Duo autónomo em FPGA ou Arduino.
Este campeonato é baseado em edições anteriores: ICFPT 2013, HEART2014, HEART2015 e REC2018. Os ficheiros de apoio e os registos dos jogos das últimas competições encontram-se em Suporte.
Novidades
- 17-Jan: Pré-inscrições até 1 de Fevereiro para o email: rui (ponto) duarte(arroba)tecnico (ponto) ulisboa (ponto) pt;
- 23-Nov: Prémios para cada categoria adicionados.
- 17-Fev: Lançamento da página da competição.
Prémios
- Para os dois primeiros classificados em cada categoria:
- Pro (FPGA+CPU): DE1-SoC (Terasic+Intel FPGA) ou ZynqBerry TE0726 (Trenz+Xilinx)
- Especialista (FPGA): DE0-NANO-SoC (Terasic+Intel FPGA) ou Artix-7 XC7A100T TE0725-03-100-2C (Trenz+Xilinx)
- Novato (Arduino): DE0-CV (Terasic+Intel FPGA)
ou ArduZynq TE0723 (Trenz+Xilinx)
- (o vencedor da categoria pode escolher qual das duas prefere)
Equipas
ID | Nome da Equipa | Institutição | Categoria | Classificação |
---|---|---|---|---|
PL | Lab312 {Helena Cruz, João Cardoso} | Instituto Superior Tecnico | Pro | 1º |
PZ | ZED {Francisco Pinto, Gonçalo Vítor} | Instituto de Telecomunicações - Universidade de Aveiro | Pro | 2º |
PJ | Just DuoIT {José Domingues, Fábio Coutinho} | Instituto de Telecomunicações - Universidade de Aveiro | Pro | 3º |
EJ | Just DuoIT | Instituto de Telecomunicações - Universidade de Aveiro | Especialista | * |
NJ | Just DuoIT | Instituto de Telecomunicações - Universidade de Aveiro | Novato | * |
Categorias de competição
O objectivo desta competição é desafiar a comunidade de sistemas reconfiguráveis Portuguesa, e captar o interesse dos mais jovens para a área. Para tal, foram criadas três categorias: "Novato", "Especialista" e "Pro". Nesta competição tanto podem participar soluções baseadas em RTL como em HLS/openCl.
- Apenas placas Arduino. CPU Clk <= 16MHz (exemplo: UNO)
- Apenas placas FPGA básicas. Incluindo Arria/Cyclone, Spartan/Artix FPGAs. Inclui soft-CPU (NIOS, MicroBlaze).
- FPGA+CPU: Altera/Intel Cyclone V SoC e Xilinx Zynq SoCs.
Novato:
Especialista:
Pro:
Participação / Submissões
Para participar na competição deve submeter um artigo ou um abstract, a descrever sucintamente a solução em competição, formatado de acordo com as regras da REC 2019. A submissão deve ter como título BlokusDuo.
Submissão via EasyChair (aberta até dia 12). Os posters devem também ser enviados para o email da organização da competição. Os abstracts (max 2 páginas) não irão constar nos proceedings mas terão uma oportunidade de serem apresentados como poster (dependendo do número de submissões e do espaço disponível no local da conferência). O objectivo é apresentarem o vosso sistema de forma clara e sucinta, explicar qual a estratégia adoptada, e recursos ocupados.
- As equipas são no máximo de 6 pessoas;
- Pre-inscrição da equipa e da categoria via Formulário até dia 1 de Fevereiro de 2019, para o email: rui (ponto) duarte(arroba)tecnico (ponto) ulisboa (ponto) pt;
- A inscrição de pelo menos de um elemento da equipa nas jornadas de acordo com as regras das jornadas REC 2019.
- Data limite de submissão dos abstracts: 10 Fevereiro de 2019 (os artigos cumprem com o prazo das jornadas). É possível fazer actualização da submissão até à data limite. Fazer a submissão o mais cedo possível.;
- Notificação dos autores para atribuição dos IDs: 12 Fevereiro de 2019;
- Para a competição (durante as jornadas), as equipas devem trazer o seu sistema pronto a funcionar e a comunicar via USB (ver Suporte).
- As equipas apresentam o seu poster de forma interactiva (3-5 minutos).
Patrocínios
e
Trenz Electronic develops, manufactures, integrates and sells FPGA and SoC modules for business and science. Main focuses are on e.g. application specific HDL and FPGA design plus hard- and software development. All modules produced by Trenz Electronic are developed and manufactured in Germany.
Contactos
- Organização:
- Rui Duarte - Universidade de Lisboa (rui (ponto) duarte (arroba) tecnico (ponto) ulisboa (ponto) pt)
- Juri:
- Membros do Comité Científico e de Programa presentes